

### 第六讲 8位CPU分析与设计

- 6.1 CPU组成结构
- 6.2 Richard CPU分析
- 6.3 CPU设计方法
- 6.4 指令系统设计
- 6.5 CPU设计思路
- 6.6 CPU功能模块设计







### 6.1 CPU组成结构

- ◆按照冯•诺依曼计算机的划分方式,运算部件和与运算有关的寄存器属于运算器,而与程序执行有关的寄存器、微命令产生部件及时序系统等则属于控制器部分。
- ◆CPU主要由控制部件和运算部件两部分构成。
- ◆CPU的主要功能单元通过内部总线建立CPU内部的信号传送通路,实现信息交换。





### 6.1.1 控制部件

• 控制器主要由以下几部分组成:





### 6.1.1 控制部件

· 控制器分为硬布线控制器和微程序控制器两种基本类型。

#### • 硬布线控制器

- 将控制部件看做产生专门固定时序控制信号的逻辑电路,以使用最少的元件和取得最高操作速度作为设计目标。
- ▶ 缺点:设计不规整,并且不易修改或扩展。

#### • 微程序控制器

- 》将机器指令的操作(从取指令到执行)分解为若干更基本的微操作序列,并将有关的控制信息(微命令)以微码形式编成微指令输入控制存储器中。
- ▶ 优点:设计规则,方便修改及功能扩展。





### 6.1.2 运算部件

运算部件是计算机中对数据进行加工处理的主要 场所,其最重要的功能是执行算术和逻辑运算。

运算器的性能直接决定计算机的处理能力,而运算器的设计与数据在计算机内的表示、存储方式、完成运算所用的算法及实现算法所用的逻辑电路都有密切关联。



### 6.1.2 运算部件

- 运算部件主要由**输入逻辑、算术/逻辑运算单元**及 **输出逻辑等**三部分组成。
- 输入逻辑
  - > 对输入到算术/逻辑运算单元的操作数进行选择
- 算术/逻辑运算单元
  - >运算部件的核心,完成具体的算术、逻辑运算操作。
- 输出逻辑
  - ▶将算术/逻辑运算单元的运算结果经直传、左移、右移 或者字节交换后送入相应的寄存器。



### 6.1.3 寄存器组

在复杂指令集计算机系统中一般有5种类型的寄存器:

- 指令寄存器
- 程序计数器
- 存储器数据缓冲寄存器(Memory Buffer Register,MBR)
- 存储器地址寄存器(Memory Address Register,MAR)
- 程序状态字寄存器(Program Status Word,PSW)





# CPU设计实例









# CPU设计实例







### CPU设计实例

• BMOW (Big Mess of Wires)







### 6.2 Richard CPU分析

• 美国华盛顿大学William D. Richard 采用VHDL 语言设计的16位CPU,仅有200行代码。

Detailed Processor Diagram





### 6.2 Richard CPU分析

- IREG:指令寄存器(Instruction Register)
- PC:程序计数器(Program Counter)
- IAR:间接地址寄存器(Indirect Address Register)
- ALU:算术逻辑单元 (Arithmetic Logic Unit)
- ACC:累加器(Accumulator) Detailed Processor Diagram





## 6.2.1 指令集设计分析

| 代码   | 指令     | 說明                       | 运算方法                                                      |
|------|--------|--------------------------|-----------------------------------------------------------|
| 0000 | halt   | 暂停 (halt execution)      |                                                           |
| 0001 | negate | 反相 (negation)            | ACC := -ACC                                               |
| 1xxx | load   | 立即载入 (immediate load)    | if sign bit of xxx is 0 then ACC := 0xxx else ACC := fxxx |
| 2xxx | dload  | 直接载入(direct load)        | ACC := M[0xxx]                                            |
| 3xxx | iload  | 间接载入(indirect load)      | ACC := M[M[0xxx]]                                         |
| 4xxx | dstore | 直接存储 (direct store)      | M[0xxx] := ACC                                            |
| 5xxx | istore | 间接存储 (indirect store)    | M[M[0xxx]] := ACC                                         |
| 6xxx | br     | 分枝 (branch)              | PC := 0xxx                                                |
| 7xxx | brZero | 零分枝 (branch if zero)     | if ACC = 0 then PC := 0xxx                                |
| 8xxx | brPos  | 正分枝 (branch if positive) | if ACC > 0 then PC := 0xxx                                |
| 9xxx | brNeg  | 负分枝 (branch if negative) | if ACC < 0 then PC := 0xxx                                |
| axxx | add    | 加法                       | ACC := ACC + M[0xxx]                                      |

西安电子科技大学



### 6.2.2 指令编码分析

- halt与negate沒有运算参数,编码为0000H和 0001H。
- 指令编码

IR(15..12): 运算码

IR(11..0):运算元

- 四种指令类型
  - ➤ 载入指令(load, dload, iload)
  - ➤ 存储指令(dstore, istore)
  - ➤ 分支指令(br, brZero, brZero, brPos, brNeg)
  - ➤ 运算指令,加法运算(add)



### 6.2.3 设计思路

- 采用Mealy状态机设计方式
   输出由当前状态state与输入信号t0-t7决定。
- CPU基本状态



### 6.2.4 指令周期分析

- istore -- M[M[0xxx]]:= ACC
- ①IR(11..0) ([0xxx]) →地址总线
- ②数据总线(M[0xxx]) →IAR
- ③清除地址线
- ④IAR→地址总线
- ⑤ACC→数据总线
- ⑥使能存储器写操作
- ⑦等待完成写操作
- ⑧清除地址总线、数据总线三态





### 6.2.5 时钟节拍产生

• 指令执行最多包含8个CPU周期,每一个CPU周期 为一个节拍: t0 t1 ... t7。



### 6.2.6 指令译码器设计

```
procedure decode is begin
           -- Instruction decoding.
           case iReg(15 downto 12) is
           when v"∩" =>
                      if iReg(11 downto 0) = x"000" then
                                  state <= halt;
                      elsif iReg(11 downto 0) = x"001" then
                                  state <= negate;
                      end if:
           when x"1" =>
                                  state <= mload:
           when x"2" =>
                                  state <= dload:
           when x"3" =>
                                  state <= iload;
           when x"4" =>
                                  state <= dstore:
           when x"5" =>
                                  state <= istore:
           when x''6'' =>
                                  state <= branch;
           when x"7" =>
                                  state <= brZero:
           when x"8" =>
                                  state <= brPos;
           when x"9" =>
                                  state <= brNeg;
           when x"a" =>
                                  state <= add;
           when others => state <= halt:
           end case;
end procedure decode;
```

西安电子科技大学



### 6.2.7 微控制器设计

• 微控制器将每条指令分解为若干条微操作。

• 为了提高执行效率,在时钟上升和下降边沿都有

执行动作。

```
alu <= (not acc) + x"0001" when state = negate else

acc + dbus when state = add else

(alu'range => '0');

case s

pcX <= pc;

when r

iregX <= ireg;

iarX <= iar;

accX <= acc;

aluX <= alu;
```



### (1) Fetch指令分析

```
fetch
 -- rising edge
 if tick = t1 then
 iReq <= dBus;
end if; -- 2. get Intstruction from data bus to iReg
 if tick = t2 then -- 3. decode and PC++, go to next state
   decode;
  pc <= pc + '1';
  tick <= t0;
 end if:
 -- falling edge
 if tick = t0 then
  m en <= '1';
  aBus <= pc;
end if; -- 1. put PC on to address bus, enable read
instruction
if tick = t2 then
m en <= '0';
aBus <= (aBus'range => '0');
end if; -- 4. clear address bus
```



### (2) Dload指令分析

```
dload m -- ACC := M[0xxx]
 -- rising edge
 if tick = t1 then
acc <= dBus:
end if;
                      procedure wrapup is begin
 if tick = t2 then

    Do this at end of every instruction

 wrapup;
                             state <= fetch; tick <= t0;
 end if;
                      end procedure wrapup;
 -- falling edge
 if tick = t0 then
                     -- 1. Put IR(11..0) onto address bus.
  m en <= '1';
   aBus \leq x"0" \& iReq(11 downto 0);
 end if;
 if tick = t2 then -- 3. clear address bus
  m en <= '0';
   aBus <= (aBus'range => '0');
 end if:
```



### (3) 仿真波形

### Signal Timing for Processor





### 6.2.8 RAM设计

• 为了简化设计,在RAM中存放测试程序代码。

```
-- basic instruction check

ram(0) <= x"1a0f"; -- immediate load

ram(1) <= x"2010"; -- direct load

ram(2) <= x"3030"; -- indirect load

ram(3) <= x"4034"; -- direct store

ram(4) <= x"0001"; -- negate

ram(5) <= x"2034"; -- direct load

ram(6) <= x"0001"; -- negate

ram(7) <= x"5032"; -- indirect store

ram(8) <= x"0001"; -- negate

ram(9) <= x"1fff"; -- immediate load

ram(10) <= x"a008"; -- add

ram(11) <= x"700d"; -- brZero
```





### 6.3 CPU设计方法

- ①CPU基本结构
- ②指令集设计(功能设计)
- ③指令编码设计
- ④整体设计思路
- ⑤确定指令周期
- ⑥CPU功能模块设计
- ⑦CPU模块联合调试测试

### Detailed Processor Diagram





### 8位CPU结构



西安电子科技大学



### 6.4 指令集设计

- ・四种类型指令
- > 传送类型指令
- > 逻辑运算指令
- ▶算术运算指令
- ▶调用及转移指令





### 6.4 指令集设计

- 四种类型指令, 27条指令
- ▶传送类型指令 (7条指令)
- ▶逻辑运算指令 (5条指令)
- ▶算术运算指令 (7条指令)
- ▶调用及跳转指令 (8条指令)
- ・指令寻址方式
- ▶立即寻址
- ▶直接寻址
- ▶寄存器直接寻址



### 6.4.1 指令组成

操作码 操作数

1) 指令的操作种类
2) 所用操作数数据类型

1) 操作数地址
2) 地址附加信息
3) 寻址方式





### 6.4.2 指令编码

- 操作码优化编码的方法有三种: **定长编码、哈夫 曼编码和扩展编码**。
- ➤ 定长编码:是指所有指令的操作码长度都是相等的。如果有n个需要编码的操作码,定长操作码的位数最少需要log<sub>2</sub>n位。
- ▶ 哈夫曼编码: 哈夫曼方法构造哈夫曼树进行编码。
- ▶ 扩展编码:继承了哈夫曼思想,限制了操作码长度为有限 个数。



#### 传送类 001

```
1 MOV Ri, #data
                           ; Ri ← data
2 MOV
        Ri , Rj
                           ; Ri ← (Rj)
3 MOV Ri , direct
                           : Ri ← direct
4 MOV
                            ; direct ← (Ri)
        direct , Ri
      PO , Ri
Ri , PI 端口操作
5 MOV
                            ; PO ← (Ri)
6 MOV
                            ; Ri ← (PI)
         SP , #data
7 MOV
                           : SP ← data
```





#### 逻辑运算类 010

1 ANL Ri, Rj 2 ORL Ri, Rj

3 XRL Ri, Rj

4 CLR Ri

5 CPL Ri

; Ri  $\leftarrow$  (Ri) and (Rj)

;  $Ri \leftarrow (Ri)$  or (Rj)

;  $Ri \leftarrow (Ri) xor (Rj)$ 

,把 Ri 中的数据清零

,把 Ri 中的数据取反



#### 算术运算类 011

```
1 ADD Ri , Rj ; Ri
2 ADDC Ri , Rj ; Ri
3 INC Ri ; Ri
4 DEC Ri ; Ri
5 SUBB Ri , Rj ; R0
6 RL Ri ; 不常
```

```
; Ri ← (Ri) + (Rj)
; Ri ← (Ri) + (Rj)
; Ri ← (Ri) + 1
; Ri ← (Ri) - 1
; R0 ← (R0) - (R1) - (Cy)
; 不带进位位的循环左移
; 不带进位位的循环右移
```



|   | <u>调用及跳转</u>             | 类 100      |                   |      |                        |             |                 |        |               |               |             |                                              |
|---|--------------------------|------------|-------------------|------|------------------------|-------------|-----------------|--------|---------------|---------------|-------------|----------------------------------------------|
|   | 1 PUSH                   | Ri         | ;                 | (SP) | ← (di                  | rect        | ) , SI          | P ← (S | SP) ·         | + 1           | )           |                                              |
|   | 2 POP                    | Ri         | ;                 | SP←  | - (S <b>P</b> )        | _           | $1$ , $\dot{a}$ | lirect | ← ((i         | S <b>P</b> )) |             |                                              |
|   | 3 JMP                    | addr[110]  | ;                 | 这是   | 一条二                    | 字           | 节指              | 令,扌    | 台令            | 各式            | 为.          |                                              |
|   |                          |            |                   |      | _ I                    | I           | I               | I      | a11           | a10           | <b>a</b> 9  | a.8                                          |
|   |                          |            |                   |      | a7                     | <b>a</b> 6  | <b>a</b> .5     | a4     | <b>a</b> 3    | <b>a2</b>     | a1          | a0                                           |
|   |                          |            | ;                 | PC « | — add                  | r[1]        | [01             |        |               |               |             |                                              |
|   | 4 JZ                     | addr[110]  | ;                 | 若(A  | $\lambda = 0$          | 则           | $\mathbf{PC}$   | ← ado  | dr[11         | 0]            |             |                                              |
|   |                          |            |                   | ;    | 若(A);                  | <b>≠0</b> , | 则 1             | PC ←   | ( <b>P</b> C) | +3            |             |                                              |
|   | 5 JC                     | addr[110]  |                   |      | (CY)=                  |             |                 |        |               |               |             |                                              |
|   |                          |            |                   |      | 若(CY                   | ,           |                 |        |               | •             |             | ]                                            |
|   |                          |            |                   |      | 若(CY                   |             |                 |        | - (P          | C) + :        | 3           |                                              |
|   | 6 NOP                    |            |                   |      | $PC \leftarrow$        | ,           | ,               |        | <b>6 4 1</b>  | - P           | <b>.</b> 1. | _                                            |
| / | CALL                     | addr[110]  | ;                 | 这是   | 一条三                    |             |                 |        | $\overline{}$ |               |             | $\rightarrow$                                |
| l |                          |            |                   |      | I                      | I           | I               | I      | a11           | a10           | a9          | a.8                                          |
| l |                          |            |                   |      | a7                     | <b>a</b> 6  | <b>a</b> 5      | a4     | a.3           | <b>a</b> 2    | a1          | a0                                           |
| l | . 木坞会的                   | 主要功能是断点保护和 | n <del>Ma</del> n | 华日的  | ե <del>լ հիր</del>     | 1           | 1場4             | 生山物    | ता≢           | <u>-</u> \    | +           |                                              |
| l | ; <del>44</del> 18 7 113 | 工女物能定则总体少利 | 17-9              |      | ул <u>е</u> ль<br>SP←( |             |                 |        | -             | _             |             | <u>,                                    </u> |
| l |                          |            |                   |      | sr—(<br>SP←(           | -           |                 | ` ′    | `             | -             |             |                                              |
| 1 |                          |            |                   |      | er—(<br>2011-          | -           |                 |        | -             |               |             |                                              |
|   | 8 RET                    | 返回         |                   | , ,  |                        | 10          |                 | auui   | 11            | auui          |             |                                              |

西安电子科技大学



### 6.4.5 指令编码设计

### • 传送类指令001

| 指令              | 字节 | 编码      | 说明                  |
|-----------------|----|---------|---------------------|
| MOV Ri, #data   | 2  | 001 001 | 001001Rix xxxx xxxx |
| MOV Ri, Rj      | 1  | 001 010 | 001010RiRj          |
| MOV Ri , direct | 2  | 001 011 | 001011Rix xxxx xxxx |
| MOV direct, Ri  | 2  | 001 100 | 001011xRi xxxx xxxx |
| MOV PO, Ri      | 1  | 001 101 | 001101xRj           |
| MOV Ri , PI     | 1  | 001 110 | 001110Rix           |
| MOV SP , #data  | 2  | 001 111 | 001001xx xxxx xxxx  |
|                 |    |         |                     |





### 6.4.5 指令编码设计

#### • 逻辑运算指令010

| ANL | Ri , Rj | 1 | 010 001 | 010001RiRj |  |
|-----|---------|---|---------|------------|--|
| ORL | Ri , Rj | 1 | 010 010 | 010010RiRj |  |
| XRL | Ri , Rj | 1 | 010 011 | 010011RiRj |  |
| CLR | Ri      | 1 | 010 100 | 010100Rix  |  |
| CPL | Ri      | 1 | 010 101 | 010101Rix  |  |
|     |         |   |         |            |  |





### 6.4.5 指令编码设计

### • 算术运算指令011

| ADD  | Ri , Rj | 1 | 011 001 | 011001R0R1 |
|------|---------|---|---------|------------|
| ADDC | Ri , Rj | 1 | 011 010 | 011010R0R1 |
| INC  | Ri      | 1 | 011 011 | 011011Rix  |
| DEC  | Ri      | 1 | 011 100 | 011100Rix  |
| SUB  | Ri , Rj | 1 | 011 101 | 011101R1R0 |
| RL   | Ri      | 1 | 011 110 | 011110Rix  |
| RR   | Ri      | 1 | 011 111 | 011111Rix  |





# 6.4.5 指令编码设计

#### • 跳转及调用指令100

| PUSH | Ri     | 1 | 100 000 | 100000Rix                  |
|------|--------|---|---------|----------------------------|
| POP  | Ri     | 1 | 100 001 | 100001Rix                  |
| JMP  | addr12 | 3 | 100 010 | 100010xx xxxxAAAA AAAAAAAA |
| JZ   | addr12 | 3 | 100 011 | 100011xx xxxxAAAA AAAAAAA  |
| JC   | addr12 | 3 | 100 100 | 100100xx xxxxAAAA AAAAAAAA |
| NOP  |        | 1 | 100 101 | 100101xx                   |
| CALL | addr12 | 3 | 100 110 | 100110xx xxxxAAAA AAAAAAA  |
| RET  | 返回     | 1 | 100 111 | 100111xx                   |





## **6.5 CPU**设计思路

- 模块化设计方法 (分析模块功能、模块间信号传递)
- 时钟控制信号
- 微程序控制方式





# 6.5.1 指令周期确定

CALL addr[11..0]

; 这是一条三字节指令, 指令格式为.

I I I I a11 a10 a9 a8

a7 a6 a5 a4 a3 a2 a1 a0

本指令的主要功能是断点保护和构造目的地址。其操作内容可表示为:

;  $SP \leftarrow (SP) + 1$ ,  $(SP) \leftarrow (SP)7 \sim PC0$ 

;  $SP \leftarrow (SP) + 1$ ,  $(SP) \leftarrow (SP)15 \sim PC8$ 

;  $PC11 \sim PC0 \leftarrow a ddr11 \sim addr0$ 

| PUSH | Ri     | 1 | 100 000 | 100000Rix                   |
|------|--------|---|---------|-----------------------------|
| POP  | Ri     | 1 | 100 001 | 100001Rix                   |
| JMP  | addr12 | 3 | 100 010 | 100010xx xxxxAAAA AAAAAAAA  |
| JZ   | addr12 | 3 | 100 011 | 100011xx xxxxAAAA AAAAAAAA  |
| JC   | addr12 | 3 | 100 100 | 100100xx xxxxAAAA AAAA AAAA |
| NOP  |        | 1 | 100 101 | 100101xx                    |
| CALL | addr12 | 3 | 100 110 | 100110xx xxxxAAAA AAAAAAAA  |
| RET  | 返回     | 1 | 100 111 | 100111xx                    |



- CALL Addr[11..0]; 指令编码为100 11000,即98H
- 取指操作

| 微操作                                   | 控制信号              | 功能说明                                |
|---------------------------------------|-------------------|-------------------------------------|
| PC>ADDR[110]                          | M_ROM;<br>/ROM_EN | ROM片选信号有效,<br>ROM读使能,PC指向程<br>序入口地址 |
| BUS>IR;<br>PC =PC + 1; 2              | LDIR1; M_PC       | IR使能,指令通过总线<br>传送到IR,PC+1。          |
| IR>Microcontrol 2 addr[7:0]->CM[47:0] | M_uROM            | 微控制器使能,IR送入<br>指令,生成下一条微程<br>序地址。   |



- CALL Addr12;
   指令编码为100 11000,即98H
- 取操作数操作

| 微操作                                       | 控制信号              | 功能说明                                |
|-------------------------------------------|-------------------|-------------------------------------|
| PC>ADDR[110]                              | M_ROM;<br>/ROM_EN | ROM片选信号有效,<br>ROM读使能,PC指向程<br>序入口地址 |
| BUS>IR;<br>PC =PC + 1;                    | LDIR2; M_PC       | IR使能,指令通过总线<br>传送到IR,PC+1。          |
| IR>Microcontrol;<br>addr[7:0]->CM[47:0] ( | M_uROM            | 微控制器使能,IR送入<br>指令,生成下一条微程<br>序地址。   |



- CALL Addr12;
   指令编码为100 11000,即98H
- 取操作数操作

| 微操作                                    | 控制信号              | 功能说明                                |
|----------------------------------------|-------------------|-------------------------------------|
| PC>ADDR[110] 5                         | M_ROM;<br>/ROM_EN | ROM片选信号有效,<br>ROM读使能,PC指向程<br>序入口地址 |
| BUS>IR;<br>PC =PC + 1; 6               | LDIR3; M_PC       | IR使能,指令通过总线<br>传送到IR,PC+1。          |
| IR>Microcontrol; addr[7:0]->CM[47:0] ( | M_uROM            | 微控制器使能,IR送入<br>指令,生成下一条微程<br>序地址。   |



#### • 指令执行

| 微操作            | 控制信号              | 功能说明                          |
|----------------|-------------------|-------------------------------|
| SP>AR 7        | /SP_EN<br>/RAM_EN | SP使能,将SP指针地址送<br>到地址寄存器,使能RAM |
| PC[118]>BU\$ 7 | /PCH;M_SP_UP      | PC高8位送到SP                     |
| SP+1>SP        |                   | SP指针加1                        |
| SP>AR          | /SP_EN            | SP使能,将SP指针地址送                 |
|                | /RAM_EN           | 到地址寄存器,使能RAM                  |
| PC[70]>BUS 8   | /PCL;             | PC高8位送到SP                     |
| SP+1>SP        | M_SP_UP;          | SP指针加1                        |
| PC>addr12      | /LD_PC            | PC指向新的地址                      |



### 6.5.2 指令周期确定

• 定长指令周期 (8个CPU周期)





# 6.6 CPU功能模块设计





### 6.6.1 时钟节拍设计

- 8个时钟节拍?
- 4个时钟节拍
- 一个节拍包含2个时钟周期
- 时钟上升沿或下降沿触发

```
entity clk_gen is
    port(
        clk,reset:in std_logic; -- 时钟信号和复位信号
        clk1,nclk1:out std_logic; -- 输出时钟信号及反向时钟信号
        clk2,nclk2:out std_logic; -- 输出时钟信号的2分频及其反向时钟信号
        w0,w1,w2,w3:out std_logic -- 节拍信号
    );
end clk_gen;
```



























# 指令中的数据通路

| 微操作          | 控制信号 | 功能说明                                |
|--------------|------|-------------------------------------|
| PC>ADDR[110] | ·    | ROM片选信号有效,<br>ROM读使能,PC指向程<br>序入口地址 |

- PC程序计数器
- 只读存储器ROM
- 指令寄存器





## 6.6.2 PC程序计数器设计

- PC功能分析
- ▶加1功能
- ▶更新地址功能
- > PC数值送到数据总线

跳转指令: JMP,JI 调用函数指令: CALL

计数器、锁存器



# (1) PC端口信号分析

```
entity module_PC is port(

clk_PC:in std_logic; --PC时钟信号
nreset :in std_logic; --全局复位信号
nLD_PC:in std_logic; --奖载新地址
M_PC:in std_logic; --PC加1控制信号
nPCH,nPCL::in std_logic; --PC输出总线控制信号
PC:in std_logic_vector(11 downto 0); --PC指针
ADDR:out std_logic_vector(11 downto 0); --ROM读地址输出
d:inout std_logic_vector(7 downto 0) --PC数值输出到数据总线
);
end module PC;
```



# (2) PC功能实现分析

• 全局异步复位功能 ADDR <= "00000000000";

数据总线高阻态;

• 加1功能 clk PC上升沿有效; M PC高电平有效, PC+1→ADDR;

clk\_PC=nclk2;



# (2) PC功能实现分析

- 地址更新功能
- clk\_PC上升沿有效, nLD\_PC低电平有效 新的PC→ADDR
- PC数值送到数据总线 nPCH和nPCL低电平有效,注意分两次输出到总线上,先高8位后低8位。





#### 6.6.3 程序存储器ROM设计

```
entity module_rom is

port(
    clk_ROM :in std_logic; --ROM时钟信号
    M_ROM :in std_logic; --ROM内选信号
    ROM_EN :in std_logic; --ROM使能信号
    addr :in std_logic_vector(11 downto 0);--ROM地址信号
    data :inout std_logic_vector(7 downto 0) --数据总线
    );
end module_rom;
```

clk\_ROM=clk2 & nclk1





### 6.6.4 指令存储器IR设计

- IR功能分析
- ▶ 传送指令编码到微控制器
- ➤生成PC的新地址
- ➤生成RAM的读写地址

IR不作译码操作, 仅暂存数据。



# (1) IR端口定义

```
entity module IR is
 port (
                                                 --IR时钟信号
    --复位信号
                                               --IR指令存储控制信号
    LD_IR1,LD_IR2,LD_IR3 :in std_logic;
                :in std_logic;
                                                --IR中RAM地址控制信号
    nARen
                  _:inout std_logic_vector(7 downto 0);--数据总线
    data
                   :out std logic vector(7 downto 2); --IR指令编码
    IR
                   :out std logic vector(11 downto 0) --PC新地址
    PC
                  :out std logic vector(6 downto 0); --RAM读写地址
    AR
                                               --源寄存器
    RS
                  :out std logic;
                                                 --目的寄存器
    RD
                  :out std logic;
    );
end module IR;
```

clk\_IR=nclk2





# (2) IR功能实现分析

- ➤ 传送指令编码到微控制器 clk\_IR 上升沿有效, LD\_IR1高电平有效 data→IR。
- > 寄存器地址操作

 $Data[0] \rightarrow RS$ 

 $Data[1] \rightarrow RD$ 





# (2) IR功能实现分析

#### > 生成PC的新地址

```
clk_IR 上升沿有效, LD_IR2高电平有效, data[3..0]→PC[11..8]; clk_IR 上升沿有效, LD_IR3高电平有效,
```

clk\_IR 上升沿有效,LD\_IR3高电平有效, data[7..0]→PC[7..0]。

#### > 生成RAM的读写地址

```
clk_IR 上升沿有效, LD_IR3高电平有效 data[7..0]→PC[7..0]; nARen低电平有效, PC[6..0]→AR[6..0]。
```





# 功能模块设计顺序

- ① 寄存器
- 2 ALU
- (3) RAM
- **4 SP**
- **⑤ IO端口**
- ⑥ 微控制器

|      | 指令          | 字节 | 编码      | 说明                  |  |
|------|-------------|----|---------|---------------------|--|
| MOV  | Ri , #data  | 2  | 001 001 | 001001Rix xxxx xxxx |  |
| MOV  | Ri , Rj     | 1  | 001 010 | 001010RiRj          |  |
| MOV  | Ri , direct | 2  | 001 011 | 001011Rix xxxx xxxx |  |
| MOV  | direct , Ri | 2  | 001 100 | 001011xRi xxxx xxxx |  |
| MOV  | PO , Ri     | 1  | 001 101 | 001101xRj           |  |
| MOV  | Ri , PI     | 1  | 001 110 | 001110Rix           |  |
| MOV  | SP , #data  | 2  | 001 111 | 001001xx xxxx xxxx  |  |
| ANL  | Ri , Rj     | 1  | 010 001 | 010001RiRj          |  |
| ORL  | Ri , Rj     | 1  | 010 010 | 010010RiRj          |  |
| XRL  | Ri , Rj     | 1  | 010 011 | 010011RiRj          |  |
| CLR  | Ri          | 1  | 010 100 | 010100Rix           |  |
| CPL  | Rí          | 1  | 010 101 | 010101Rix           |  |
| ADD  | Ri , Rj     | 1  | 011 001 | 011001R0R1          |  |
| ADDC | Ri , Rj     | 1  | 011 010 | 011010R0R1          |  |
| INC  | Ri          | 1  | 011 011 | 011011Rix           |  |
| DEC  | Ri          | 1  | 011 100 | 011100Rix           |  |
| SUB  | Ri , Rj     | 1  | 011 101 | 011101R1R0          |  |
| RL   | Ri          | 1  | 011 110 | 011110Rix           |  |
| RR   | Ri          | 1  | 011 111 | 011111Rix           |  |



# 6.6.5 寄存器RN设计

• RN功能分析

- D触发器
- 数据锁存功能
- 读写功能

```
entity module Rn is
 port (
                                           --RN时钟信号
     clk RN
                     :in std logic;
                                           --复位信号
                     :in std logic;
     nreset
                                           --RN寄存器使能
     Ri EN
                     :in std logic;
                                          → RN读写信号
     RDRi, WRRi
                     :in std logic;
                                            源寄存器地址
     RS
                                             目的寄存器地址
     RD
                      clk_RN=nclk2
                                                       --数据总线
                                             downto Oi
     data
     ) ;
end module Rn;
```



### RN功能实现分析

- 读寄存器操作
  - clk\_RN 上升沿有效,Ri\_EN低电平有效,读信号RDRi高电平有效,选择RS寄存器,输出data[7..0]。
- 写寄存器操作
  - clk\_RN 上升沿有效, Ri\_EN低电平有效, 写信号WRRi高电平有效, 选择RD寄存器, data[7..0]→ RD。





### 6.6.6 ALU模块设计

- ALU功能与结构
- ALU设计方法
- · 8位ALU设计





### 6.6.6.1 ALU功能与结构

- 算术逻辑单元 (ALU) 执行各种算术和逻辑运算
- ・ 算术运算操作 加、减、乘、除
- ・ 逻辑运算操作 与、或、非、异或







# 6.6.6.1 ALU功能与结构







# 6.6.6.1 ALU功能与结构

・ ALU输入 操作数以及来自控制单元的控制命令

· ALU输出 运算结果,以及状态信息





### 6.6.6.2 ALU设计方法





# (1) 确定ALU功能

#### ◆算术运算:加减运算

- ▶不带进位加法运算
- ▶不带进位减法运算
- ▶ 带进位加法运算
- ▶带进位减法运算

#### ◆逻辑运算

- ▶基本逻辑运算
- ▶混合逻辑运算



# (2) 确定指令操作

• ALU功能必须支持指令集中所有的算术运算和逻辑运算类型指令。

• 系统可扩展性。

ADDC R0,R1;





# (2) 确定指令操作

#### ・算术运算指令

| 指令   |         | 指令编码    | 指令说明       | 指令功能                               |
|------|---------|---------|------------|------------------------------------|
| ADD  | Ri, Rj  | 011 001 | 011001RiRj | Ri ← (Ri) + (Rj)                   |
| ADDC | Ri , Rj | 011 010 | 011010RiRj | $Ri \leftarrow (Ri) + (Rj) + (Cy)$ |
| INC  | Ri      | 011 011 | 011011RiX  | Ri ← (Ri) + 1                      |
| DEC  | Ri      | 011 100 | 011100RiX  | Ri ← (Ri) - 1                      |
| SUBB | Ri , Rj | 011 101 | 011101RiRj | $R0 \leftarrow (R0) - (R1) - (Cy)$ |





# (2) 确定指令操作

#### ・逻辑运算指令

| *   | 指令      | 编码      | 说明         | 解释               |
|-----|---------|---------|------------|------------------|
| ANL | Ri , Rj | 010 001 | 010001RiRj | Ri ← (Ri) / (Rj) |
| ORL | Ri , Rj | 010 010 | 010010RiRj | Ri ← (Ri) ∨ (Rj) |
| XRL | Ri , Rj | 010 011 | 010011RiRj | Ri ← (Ri) ⊕ (Rj) |
| CL  | R Ri    | 010 100 | 010100Rix  | 把 Ri 中的数据清零      |
| CP  | L Ri    | 010 101 | 010101Rix  | 把 Ri 中的数据取反      |





#### (3) ALU结构选择

根据运算器内部总线与构成运算器的基本部件的连接情况运算器分为3种基本结构:

- ▶单总线结构
- > 双总线结构
- ▶三总线结构





#### 单总线结构

- 所有部件都接到同一总线上,数据可以在任何 两个寄存器之间,或者在任一个寄存器和ALU之 间传送。
- · 在同一时间内,只能有一个操作数放在总线上进行传输。





#### 单总线结构

· 需要分两次才能将两个操作数输入到ALU, 并且需要A、B两个缓冲寄存器。

• 优点:控制电路比较简单。

• 缺点:操作速度较慢。





#### 双总线结构

- 两个操作数同时加到ALU进行运算,只需一次操作 控制,可得到运算结果。
- · ALU的输出不能直接加到总线上去。
- · 必须在ALU输出端设置缓冲寄存器。





#### 双总线结构

- 操作的控制要分两步完成:
  - (1) 在ALU的两个输入端输入操作数,形成结果并送 入缓冲寄存器;
  - (2) 暂存器将结果送入目的寄存器。





#### 三总线结构

· ALU两个输入端分别连接两条总线, ALU的输出 与第三条总线相连。

附加直接传送功能,当一个操作数不需要修改,可通过总线开关将数据从输入总线直接传送到输出总线。

• 特点是操作时间快。

• 缺点是结构复杂。





#### (4) 指令执行分析

- ADD R0, R1;
- 两个控制信号不能同时有效。





### (3) 指令执行分析

- ADD R0, R1;
- 在时钟上升沿有效,暂存器A控制信号有 效,R0→总线→暂存器A。





### (4) 指令执行分析

#### 两个控制信号在不同的时钟节拍内

- ADD RO, R´ 有效,实现暂存器的控制选择。
- · 在下一个时钟上升沿有效的时候,暂存器 B控制信号有效,R1→总线→暂存器B。





### (4) 指令执行分析

#### ADD R0, R1;





## (5) ALU设计实现

- 基于器件电路的ALU设计
- 基于硬件描述语言的ALU设计

- FPGA验证





#### 6.6.6.3 8位ALU设计

- · 基于器件的8位ALU设计
- · 基于VHDL的8位ALU设计





## (1) 基于器件的8位ALU设计





#### (1) 基于器件的8位ALU设计

- 暂存器设计
- ・算术逻辑运算部件设计





暂存器电路实 清零信号CLRN

接高电平





### ② 算术逻辑运算部件设计

- 根据设计的指令集,包括加法、减法、与或非等算术逻辑运算。
- 如何利用现有的多位的算术逻辑器件构建ALU中的算术逻辑运算部件。





#### 4位算术逻辑运算器件74181

- M 运算类型选择输入
- S3—S0 操作选择输入
- Cn 进位输入
- A3—A0 数据A输入
- B3—B0 数据B输入





#### 4位算术逻辑运算器件74181

- Cn+4 进位输出
- F<sub>A=B</sub> A=B比较输出
- G 进位产生输出
- P 进位传送输出
- F3—F0 运算结果输出



# 74181运算功能

| AVIO DE           | ju .                   | N+n                         | " 北色子hn                       |
|-------------------|------------------------|-----------------------------|-------------------------------|
| 操作选择              |                        | 124                         | "指算术加;                        |
| $S_3 S_2 S_1 S_0$ | M=1<br>逻辑运算            | 加"                          | 号"+"指"逻辑<br>;<br>长采用补码进行。     |
| 0 0 0 0           | $F=\overline{A}$       | F=A                         | F=A川1                         |
| 0 0 0 1           | $F = \overline{A + B}$ | F=A+B                       | F=(A+B)                       |
| 0 0 1 0           | F=AB                   | F=A+B                       | $F=(A+B)$ $\parallel 1$       |
| 0 0 1 1           | F=0                    | F=减1                        | F=0                           |
| 0 1 0 0           | F=AB                   | F=A加AB                      | $F=A$ 加 $A\overline{B}$ 加 $1$ |
| 0 1 0 1           | $F = \overline{B}$     | $F=(A+B$ 加)A $\overline{B}$ | F=(A+B)加AB加1                  |
| 0 1 1 0           | F=A⊕ B                 | F=A減B減1                     | F=A减B                         |
| 0 1 1 1           | $F=A\overline{B}$      | F=AB减1                      | F=AB                          |
| 1 0 0 0           | F=A+B                  | F=A加AB                      | F=A加AB加1                      |
| 1 0 0 1           | F=A⊕ B                 | F=A加B                       | F=A加B加1                       |
| 1 0 1 0           | F=B                    | F=(A+B)加AB                  | F=(A+B)加 $AB$ 加 $1$           |
| 1 0 1 1           | F=AB                   | F=AB减1                      | F=AB                          |
| 1 1 0 0           | F=1                    | F=A加A(相当A乘以2)               | F=A加A加1                       |
| 1 1 0 1           | $F=A+\overline{B}$     | F=(A+B)加A                   | F=(A+B)加A加1                   |
| 1 1 1 0           | F=A+B                  | F=(A+B)加A                   | F=(A+B)加A加1                   |
| 1 1 1 1           | F=A                    | F=A减1                       | F=A                           |



## 算术逻辑部件电路实现



西安电子科技大学



### 加法运算实现过程

- ADD R0, R1;
   指令编码为011 00100,即64H
- 取指操作

| 微操作                                  | 控制信号              | 功能说明                                |
|--------------------------------------|-------------------|-------------------------------------|
| PC>ADDR[110]                         | M_ROM;<br>/ROM_EN | ROM片选信号有效,<br>ROM读使能,PC指向程<br>序入口地址 |
| BUS>IR;<br>PC =PC + 1;               | LDIR1; M_PC       | IR使能,指令通过总线<br>传送到IR,PC+1。          |
| IR>Microcontrol; addr[7:0]->CM[47:0] | M_uROM            | 微控制器使能,IR送入<br>指令,生成控制信号。           |



## 加法运算实现过程

#### • 取操作数

| 微操作    | 控制信号         | 功能说明                    |
|--------|--------------|-------------------------|
| R0>BUS | RDRi, /Ri_EN | 寄存器读使能,读信号有效,R0数据送到数据总线 |
| BUS>A  | M_A          | 暂存器A使能,数据从总<br>线输入到暂存器A |
| R1>BUS | RDRi, /Ri_EN | 寄存器读使能,读信号有效,R1数据送到数据总线 |
| BUS>B  | M_B          | 暂存器B使能,数据从总<br>线输入到暂存器B |



### 暂存器电路





## 加法运算实现过程

#### ・执行指令

| 微操作             | 控制信号                    | 功能说明                          |
|-----------------|-------------------------|-------------------------------|
| A>ALU,<br>B>ALU | M=0; Cn=1;<br>S3S0=1001 | 暂存器数据送到ALU,选择<br>不带进位算术加法运算   |
| ALU>BUS         | /ALU_EN=0               | ALU输出使能,ALU运算结<br>果输出到数据总线    |
| BUS>R0          | M_Rn; WRRi              | 寄存器使能,写信号有效,<br>数据通过总线写入R0寄存器 |





## 算术逻辑部件电路实现



西安电子科技大学



## ③ 程序状态标志设计

- 算术逻辑运算影响程序状态
  - ➤ AC (PSW.0) 辅助进位标志位,用于BCD码的十进制调整运算。
  - ➤ CY(PSW.1) 进位标志位 在执行算术指令时 , 指示运算是否产生进位。
  - ➤ ZN(PSW.2) 零标志位 用来判断最近一次的运算结果是否为零。
  - ➤ OV(PSW.3) 溢出标志位 在执行算术指令时 ,指示运算是否产生溢出。



## ③ 程序状态标志设计

- 用户可以访问和控制程序状态
- 具有置位、清零、数据存储功能
- · 集成置位、清零功能的D触发器







## ④ 移位寄存器设计

- 逻辑左移
- 逻辑右移
- 循环逻辑左移
- 循环逻辑右移





## 移位寄存器电路实现



西安电子科技大学



## 四选一选择电路

RL RO;循环左移





### 循环左移运算实现过程

- RL R0;指令编码为011 11000,即78H
- 取指操作

| 微操作                  | 控制信号              | 功能说明                        |
|----------------------|-------------------|-----------------------------|
| PC>ADDR[110]         | M_ROM;<br>/ROM_EN | ROM片选信号有效,<br>PC指向程序入口地址    |
| BUS>IR;<br>PC + 1>PC | LDIR1; M_PC       | IR使能,微指令通过总<br>线传送到IR,PC+1。 |



## 循环左移运算实现过程

#### • 取操作数

| 微操作    | 控制信号         | 功能说明                    |
|--------|--------------|-------------------------|
| R0>BUS | RDRi, /Ri_EN | 寄存器读使能,读信号有效,R0数据送到数据总线 |
| BUS>A  | M_A          | 暂存器A使能,数据从总<br>线输入到暂存器A |





## 循环左移运算实现过程

#### • 执行指令

| 微操作     | 控制信号                    | 功能说明                          |
|---------|-------------------------|-------------------------------|
| A>ALU,  | M=0; Cn=1;<br>S3S0=0000 | 暂存器数据送到ALU,直接<br>输出到移位寄存器     |
| ALU>BUS | F1F0=10;<br>/ALU_EN=0   | 循环左移运算,ALU输出使能,ALU运算结果输出到总线   |
| BUS>R0  | M_Rn; WRRi              | 寄存器使能,写信号有效,<br>数据通过总线写入寄存器R0 |



# ALU模块



| 模块  | 信号      | 说明                               |
|-----|---------|----------------------------------|
|     | /M      | 时钟控制信号                           |
|     | M_A     | 暂存器 A 的控制信号。                     |
|     | M_B     | 暂存器 B 的控制信号。                     |
|     | M_F     | 程序状态字的控制信号。                      |
|     | S[40]   | ALU 的运算方式选择信号,电平有效。              |
| ALU | F[10]   | ALU 的运算结果输出方式选择信号,电平有效。          |
|     |         | [00]为直传;[01]为右移;[10]为左移;[11]为取反。 |
|     | /ALU_EN | ALU运算结果输出到总线的使能信号,低电平有效。         |
|     | /PSW_EN | 程序状态字输出到总线的使能信号,低电平有效。           |
|     | AC      | ALU 输出的半进位标志位,高电平表示有进位。          |
|     | CY      | ALU 输出的进位标志位,高电平表示有进位。           |
|     | ZN      | ALU 运算结果 O 标志位,高电平表示结果为零。        |
|     | OV      | ALU 运算结果溢出标志位,高电平表示结果溢出。         |
|     | 00      |                                  |





#### (2) 基于VHDL语言的ALU设计

```
entity module ALU is
       port(
                                       :in std_logic;
                       clk ALU
                       nreset
                                       :in std loqic;
                                       :in std logic;
                       M A,M B
                       ΜF
                                       :in std loqic;
                       nALU EN
                                       :in std loqic;
                       nPSW_EN
                                       :in std logic;
                       CO
                                       :in std loqic;
                       S:in std logic vector(4 downto 0);
                       F in:in std logic vector(1 downto 0);
                       data:inout std logic vector(7 downto
                       AC
                                       :out std logic;
                       CY
                                       :out std logic;
                       ZN
                                       :out std logic;
                       OV
                                       :out std logic
end module ALU;
                             clk ALU=nclk2
```





### 6.6.7 数据存储器RAM设计

- MOV Ri, direct;
- MOV direct, Ri;
- RAM功能分析
- > 数据存储功能
- ▶ 数据读写操作





### (1) RAM端口定义





### (2) RAM功能实现

#### • 读数据操作

clk\_RAM上升沿有效, RAM\_CS高电平, wr\_nRD 低电平, nRAM\_EN低电平, [AR] → data。

#### • 写数据操作

clk\_RAM上升沿有效, RAM\_CS高电平, wr\_nRD高电平有效, data→[AR]。





### 6.6.8 堆栈指针SP设计

- MOV SP, #data;
- PUSH Ri;
- POP Ri;
- SP功能分析
- ▶数据存储功能
- ▶加1功能 (出栈)
- ▶减1功能 (压栈)





### (1) SP端口定义

```
entity module sp is
 port (
      clk_SP :in std logic;--SP时钟信号
                :in std logic;--复位信号
      nreset
                :in std logic;--SP选择信号
      SP CS
                :in std logic;--SP+1控制
      SP UP
                :in std logic;--SP-1控制信号
      SP DN
                 :in std logic;--SP输出使能
     nSP EN
                 :in std logic vector(6 downto 0);--SP指向的RAM地址
      AR
                 :inout std logic vector(7 downto 0)--数据总线
      data
end module sp;
```

clk\_SP=nclk2





### (2) SP功能实现分析

#### > 数据存储功能

clk SP上升沿有效, SP CS高电平, data→SP。

≻加1功能 (出栈)

clk\_SP上升沿有效, SP\_CS高电平, SP\_UP高电平, nSP EN低电平有效, SP+1→SP,SP→AR。

≻减1功能(压栈)

clk\_SP上升沿有效,SP\_CS高电平,SP\_DN高电平 ,nSP\_EN低电平有效,SP-1→SP,SP→AR。





### 6.6.9 IO端口设计

- MOV P0, Ri;
- MOV Ri, P0;
- IO端口功能分析
- 输入锁存
- 输出锁存





### (1) IO端口定义

```
entity module PO is
  port (
                                         --Po时钟信号
      clk PO
                  :in std logic;
                     :in std_logic; ——复位信号
:in std_logic; ——PO选择信号
:in std_logic; ——PO输入使能信号
      nreset
      PO CS
      nPO IEN
                      :in std logic; --PO输出使能信号
      nPO OEN
                      :in std_logic_vector(7 downto 0); --PO输入信号:out std_logic_vector(7 downto 0); --PO输出信号
      PO IN
      PO OUT
                      :inout std_logic_vector(7 downto 0)
                                                              --数据总线
      data
     );
end module PO;
```

clk\_P0=nclk2





### (2) IO功能实现分析

#### ・输入锁存

clk\_PO上升沿有效, PO\_CS高电平, nPO\_IEN低电平, PO\_IN→data。

#### ・输出锁存

```
clk_PO上升沿有效, P0_CS高电平, nP0_OEN低电平, data→P0_OUT。
```





### 6.6.10 微程序控制器设计

- 微程序控制器基本原理
- 微程序控制器基本结构
- 微程序控制器设计方法
- 基于VHDL的微程序控制器设计





# 6.6.10.1 微程序控制器基本原理

- 将指令分解为基本的微命令序列,把操作控制信号编制成微指令,存放到控制存储器(CM)。
- 运行时,从控存中取出微指令,产生指令运行所需的操作控制信号。





### 6.6.10.2 微程序控制器基本结构





# 6.6.10.2 微程序控制器基本结构

- 控制存储器CM --存放微程序
- 微指令寄存器µIR --存放现行微指令
- 微地址形成电路--提供下一条微地址
- 微地址寄存器µAR--存放现在微地址





# 加法指令的微程序分析

- ADD R0, R1;
- 取指令

| 微操作                                     | 控制信号              | 功能说明                                |
|-----------------------------------------|-------------------|-------------------------------------|
| PC>ADDR[110]                            | M_ROM;<br>/ROM_EN | ROM片选信号有效,<br>ROM读使能,PC指向程<br>序入口地址 |
| BUS>IR;<br>PC =PC + 1;                  | LDIR1; M_PC       | IR使能,指令通过总线<br>传送到IR,PC+1。          |
| IR>Microcontrol;<br>addr[7:0]->CM[47:0] | M_uROM            | 微控制器使能,IR送入<br>指令,生成控制信号。           |



### 加法指令的微程序分析

#### • 取操作数

| 微操作    | 控制信号         | 功能说明                    |  |
|--------|--------------|-------------------------|--|
| R0>BUS | RDRi, /Ri_EN | 寄存器读使能,读信号有效,R0数据送到数据总线 |  |
| BUS>A  | M_A          | 暂存器A使能,数据从总<br>线输入到暂存器A |  |
| R1>BUS | RDRi, /Ri_EN | 寄存器读使能,读信号有效,R1数据送到数据总线 |  |
| BUS>B  | M_B          | 暂存器B使能,数据从总<br>线输入到暂存器B |  |



# 加法指令的微程序分析

#### ・执行指令

| 微操作             | 控制信号                    | 功能说明                          |
|-----------------|-------------------------|-------------------------------|
| A>ALU,<br>B>ALU | M=0; Cn=1;<br>S3S0=1001 | 暂存器数据送到ALU,选择<br>不带进位算术加法运算   |
| ALU>BUS         | /ALU_EN=0               | ALU输出使能,ALU运算结<br>果输出到数据总线    |
| BUS>R0          | M_Rn; WRRi              | 寄存器使能,写信号有效,<br>数据通过总线写入R0寄存器 |





# (1)控制存储器CM

• 控制存储器与主存储器的区别

|    | 控制存储器   | 主存储器     |  |
|----|---------|----------|--|
| 位置 | CPU内    | CPU外     |  |
| 器件 | ROM     | RAM和ROM  |  |
| 内容 | 微程序、微指令 | 程序、指令和数据 |  |





### (2) 微指令寄存器µIR

#### 微命令字段 微地址字段

微命令 (微操作) 控制字段: 提供当前操作所需的微命令。

微地址(顺序控制)字段:

指明后续微地址的形成方式。

提供微地址的给定部分。





### (3) 微地址形成电路

微程序入口地址:由机器指令操作码形成。

后续微地址:由微地址字段、现行微地

址等形成。





■工作过程

(1) 取机器指令

取指微指令μIR 微命令字段 微命令 • 译码器 CM 机器指令



西安电子科技大学



#### (4) 取后续微指令





(6) 返回 微程序执行完,返回CM

(存放<mark>取指微指令</mark>的固定单 元)。



# 6.6.10.3 微程序控制器设计方法

- 根据指令系统,列出微操作序列
- 微指令编码
- 控制微程序流
- 确定指令格式
- 微程序写入控制存储器
- 功能模块设计



# (1) 指令的微操作分析

| 微操作                                     | 控制信号              | 功能说明                                |
|-----------------------------------------|-------------------|-------------------------------------|
| PC>ADDR[110]                            | M_ROM;<br>/ROM_EN | ROM片选信号有效,<br>ROM读使能,PC指向程<br>序入口地址 |
| BUS>IR;<br>PC =PC + 1;                  | LDIR1; M_PC       | IR使能,指令通过总线<br>传送到IR,PC+1。          |
| IR>Microcontrol;<br>addr[7:0]->CM[47:0] | M_uROM            | 微控制器使能,IR送入<br>指令,生成控制信号。           |



### (2) 微指令编码

- ●直接控制法
- ●字段直接编译法
- ●字段间接编译法
- 假设控存容量为4K,则需12位来表示下一个微指令地址。
- 控制存储器的容量由实现指令系统所需要的微程序长度决定。

| <del>&lt;</del> | ——— 控制字段——— | <b>&gt;</b> | ←——下址字段 | <b></b> |
|-----------------|-------------|-------------|---------|---------|
| 1 2             | •••         | 23          | 24      | 35      |



# ① 直接控制编码

- 不译码法:微指令的控制字段中,每一位代表一个微命令。是否发出某个微命令,只要将控制字段中相应位置成"1"或"0",就可以打开或关闭某个控制门。
- 优点:控制简单、速度快、并行好。
- 缺点: 微指令字长度长,需要大容量存储空间。



### 互斥与相容

- 互斥的微操作: 是指不能同时或不能在同一个节拍内并行执行的微操作。
- 相容的微操作: 是指能够同时或在同一个节拍内并行执行的微操作。
- □把互斥的微操作组合在同一字段中,采用编码方式存取。
- □把相容的微操作组合在不同字段中,各段单独译码。



# ② 字段直接编译法

- 把互斥的微命令编成一组,用二进制编码表示, 成为微指令字的一个字段。
- 在微指令寄存器的输出端,为该字段增加一个译码器。
- 优点:缩短了微指令长度。





# ③ 分段间接编译法

- 在字段直接编译法的基础上,进一步缩短微指令字长的一种编译法。
- 一个字段的某些微命令,要兼由另一些字段中的 某些微命令来解释。
- 缺点:可能会削弱微指令的并行控制能力。





# (3) 控制微程序流

- 当前正在执行的微指令,称为现行微指令,现行 微指令所在的控存单元的地址称为现行微地址。
- 现行微指令执行完毕后,下一条要执行的微指令 称为后继微指令,后继微指令所在的控存单元地 址称为后继微地址。





### (3) 控制微程序流

- 微程序流的控制: 是指当前微指令执行完毕后,怎样控制产生后继微指令的微地址。
  - ▶由指令操作码译码器产生
  - ▶由微指令的下址字段指出





### 以增量方式产生后继地址

• 顺序执行微程序。 后继微地址由现行微地址加上一个增量(通常为1)



西安电子科技大学



### 以增量方式产生后继地址

• 转移的控制





### 以增量方式产生后继地址





### 非顺序执行的下址

- 初始地址:控制存储器的0号或1号单元
  - ▶开机时, 微地址形成部件复位;
  - ▶开机后,执行后续指令时,由现行微程序的最后一条微指令给出。
- 转移地址: 由微指令给出。
- 微中断地址:入口地址是固定的,由硬件直接赋值给微地址形成部件(微中断信号由程序的中断引起)。



## (4) 微指令格式

#### ▶垂直型微指令

- 一条微指令定义并执行一种基本操作
- 优点: 微指令短、简单、规整、便于编写微程序
- 缺点: 微程序长, 执行速度慢, 工作效率低

#### ▶水平型微指令

- 一条微指令定义并执行几种并行的基本操作
- 优点: 微程序短、执行速度快
- 缺点: 微指令长,编写微程序较麻烦





# 水平微指令与垂直微指令比较

|                 | 水平微指令  | 垂直微指令  |
|-----------------|--------|--------|
| 能力<br>效率<br>灵活性 | 高强     | 低弱     |
| 速度<br>执行时间      | 快<br>短 | 慢<br>长 |
| 字长              | 长      | 短      |
| 掌握难度            | 难      | 容易     |



## (5) 微指令设计思路

- 采用直接控制编码,增量方式产生后继地址,水平型微指令。
- 所有模块控制信号





### PC模块 (4条)

- LD PC:in std logic;
- M\_PC:in std\_logic;
- nPCH,nPCL::in std\_logic;

### ROM模块 (2条)

- M\_ROM :in std\_logic;
- ROM\_EN :in std\_logic;

- --装载新地址
- --PC加1控制信号
  - --PC输出总线控制信号
    - --ROM片选信号
    - --ROM使能信号



### IR模块 (4条)

- LD\_IR1,LD\_IR2,LD\_IR3 :in std\_logic;--IR指令存储控制信号
- nARen :in std\_logic; --IR中RAM地址控制信号

### RN模块 (4条)

- Ri CS :in std\_logic; ---RN选择信号
- Ri EN :in std logic; --RN寄存器使能
- RDRi,WRRi :in std logic; ---RN读写信号





#### ALU模块 (13条)

```
• M A,M_B :in std_logic; -- 暂存器控制信号
```

- M F :in std logic; --程序状态字控制信号
- nALU\_EN :in std\_logic; --ALU运算结果输出使能
   nPSW\_EN :in std\_logic; --PSW输出使能
- C0 :in std logic; --进位输入
- S:in std logic vector(4 downto 0); --运算类型和操作选择
- F in:in std logic vector(1 downto 0); --移位功能选择

#### RAM模块 (3条)

- RAM CS :in std\_logic; --RAM片选信号
- nRAM\_EN :in std\_logic; --RAM输出使能信号
  wr\_nRD :in std\_logic; -- 读写信号



#### SP模块 (4条)

- SP CS :in std logic;--SP选择信号
- SP\_UP :in std\_logic;--SP+1控制
- SP\_DN :in std\_logic;--SP-1控制信号
- :in std logic;--SP输出使能 nSP EN

### P0模块 (3条)

- P0 CS :in std logic; --P0选择信号
- nP0\_IEN :in std\_logic; --P0输入使能信号
- nP0 OEN :in std logic; --P0输出使能信号

#### CM模块 (2条)

- M\_uA :IN std\_logic; --微地址控制信号
  CMROM\_CS :IN std\_logic; --控制存储器选通信号



### (6) 控制信号设计

- 39条控制信号 (39位编码)
- 27条指令(5位编码)→8位微地址

|       | 饭    |      | 47 46 45 44 | 43 42 41 40 | 39 38 37 36 | 35 34 33 32 | 31 30 29 28 | 27 26 25 24 | 23 22 21 20 | 19 18 17 16 | 15 14 13 12 | 111098   | 7 6 5 4  | 3 2 1 0     |            |
|-------|------|------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|----------|----------|-------------|------------|
|       |      |      | M_A         |             | Fl          | co          | Rn_CS       | LDIRI       | M_PC        | SP_UP       | P_CS        | M_ROM    |          |             | 微指令码       |
| 指令助记行 | : 信号 | 入口地址 | M_B         | S3S2S1S0    | FO          | RAM_CS      | RDRi        | LDIR2       | nLD_PC      | SP_DN       | nP_IEN      | nROM_EN  | น7นธน5น4 | ս3ս2ս1ս0    | (16 进制)    |
|       | 19 7 |      | M_F         | 33323130    | nALU_EN     | Wr_nRD      | WRRi        | LDIR3       | nPCH        | SP_CS       | P_OEM       | M_uA     | u/u6u5u4 | 10.07.01.00 | (10 % 44)) |
|       |      |      | S4          |             | nPSW_EN     | nRAM_EN     | nRi_EN      | nAREN       | nPCL        | nSP_EN      | Х           | CMROM_CS |          |             |            |





## ① 取指公操作

- 指令集中每条指令的执行都先进行取指操作,独立出来作为公共微操作。
- 取指公操作
- 微程序入口地址: 00H

|       | 位      |         | 47 46 45 44 | 43 42 41 40 | 39 38 37 36 | 35 34 33 32 | 31 30 29 28 | 27 26 25 24 | 23 22 21 20 |
|-------|--------|---------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|
|       | 指令助记符  |         | M_A         | S3S2S1S0    | F1          | CO          | Rn_CS       | LDIR1       | M_PC        |
| 指令助记符 |        | 言号 入口地址 | M_B         |             | F0          | RAM_CS      | RDRi        | LDIR2       | nLD_PC      |
|       | I IP 5 |         | M_F         |             | nALU_EN     | Wr_nRD      | WRRi        | LDIR3       | nPCH        |
|       |        |         | S4          |             | nPSW_EN     | nRAM_EN     | nRi_EN      | nAREN       | nPCL        |
| 取指公   | 操作     | 00H     | 0000        | 0000        | 0011        | 0001        | 0001        | 1001        | 1111        |

| 19 18 17 16 | 15 14 13 12 | 11 10 9 8 | 7654     | 3 2 1 0     |              |
|-------------|-------------|-----------|----------|-------------|--------------|
| SP_UP       | P_CS        | M_ROM     |          |             | 微指令码         |
| SP_DN       | nP_IEN      | nROM_EN   |          |             | (16 进制)      |
| SP_CS       | nP_OEN      | M_uA      | น7น6น5น4 | ս3 ս2 ս1 ս0 | (10,221,03)  |
| nSP_EN      | Х           | CMROM_CS  |          |             |              |
| 0011        | 0111        | 1000      | 0        | 0           | 003119F37800 |



# ② 微指令码分析

| - 10 |       |         |      |             |             |             |             |             |             |             |
|------|-------|---------|------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|
|      |       | 位       |      | 47 46 45 44 | 43 42 41 40 | 39 38 37 36 | 35 34 33 32 | 31 30 29 28 | 27 26 25 24 | 23 22 21 20 |
|      |       |         |      | M_A         | C2C2C1 C0   | F1          | C0          | Rn_CS       | LDIR1       | M_PC        |
|      | 指令助记符 | 记符 人口地划 | 入口地址 | M_B         |             | F0          | RAM_CS      | RDRi        | LDIR2       | nLD_PC      |
|      |       | ל פו    | 77   | M_F         | S3S2S1S0    | nALU_EN     | Wr_nRD      | WRRi        | LDIR3       | nPCH        |
|      |       |         |      | S4          |             | nPSW_EN     | nRAM_EN     | nRi_EN      | nAREN       | nPCL        |
|      | 取指公操  | 作       | 00H  | 0000        | 0000        | 0011        | 0001        | 0001        | 1001        | 1111        |

|   | 19 18 17 16 | 15 14 13 12 |   | 11 10 9 8 |             | 7 6 5 4     | 3 2 1 0     |                |
|---|-------------|-------------|---|-----------|-------------|-------------|-------------|----------------|
|   | SP_UP       | P_CS        |   | M_ROM     | $\setminus$ |             |             | 微指令码           |
|   | SP_DN       | nP_IEN      |   | nROM_EN   |             |             | 2210        | (16 进制)        |
|   | SP_CS       | nP_OEN      | 1 | $M_uA$    | /           | น7 น6 น5 น4 | ս3 ս2 ս1 ս0 | (10 (21 (193)) |
|   | nSP_EN      | Х           | C | CMROM_CS  |             |             |             |                |
|   | 0011        | 0111        |   | 1000      |             | 0           | 0           | 003119F37800   |
| _ |             |             |   |           |             |             |             |                |

| 微操作          | 控制信号 | 功能说明                                |
|--------------|------|-------------------------------------|
| PC>ADDR[110] |      | ROM片选信号有效,<br>ROM读使能,PC指向程<br>序入口地址 |



## ② 微指令码分析

|       | 位   |      | 47 46 45 44 | 43 42 41 40 | 39 38 37 36 | 35 34 33 32 | 31 30 29 28 | 27 26 25 84 | 23 22 21 20 |
|-------|-----|------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|
|       |     |      | M_A         |             | F1          | CO          | Rn_CS       | LDIR1       | M_PC        |
| 指令助记符 | 信号  | 入口地址 | M_B         | S3S2S1S0    | F0          | RAM_CS      | RDRi        | LDIR2       | nLD_PC      |
|       | IPS |      | M_F         | 33323130    | nALU_EN     | Wr_nRD      | WRRi        | LDIR3       | nPCH        |
|       |     |      | S4          |             | nPSW_EN     | nRAM_EN     | nRi_EN      | nAREN       | nPCL        |
| 取指公操  | 作   | 00H  | 0000        | 0000        | 0011        | 0001        | 0001        | 1001        | 1111        |

| 19 18 17 16    | 15 14 13 12    | 11 10 9 8        | 7654        | 3 2 1 0     |              |
|----------------|----------------|------------------|-------------|-------------|--------------|
| SP_UP<br>SP_DN | P_CS<br>nP_IEN | M_ROM<br>nROM EN |             |             | 微指令码         |
| SP_CS          | nP_OEN         | M_uA             | u7 u6 u5 u4 | ս3 ս2 ս1 ս0 | (16 进制)      |
| nSP_EN         | X              | CMROM_CS         |             |             |              |
| 0011           | 0111           | 1000             | 0           | 0           | 003119F37800 |

BUS-->IR;PC = PC + 1;

IR -->Microcontrol;

LDIR1;

M\_PC

IR使能,指令通过总线 传送到IR,PC+1。



- MOV Ri, #data
- 微程序入口地址: 24H

|                      | 位    |        | 47 46 45 44 | 43 42 41 40 | 39 38 37 36 | 35 34 33 32 | 31 30 29 28    | 27 26 25 24                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 23 22 21 20 |
|----------------------|------|--------|-------------|-------------|-------------|-------------|----------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|
|                      |      |        | M_A         |             | F1          | C0          | Rn_CS          | LDIR1                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | M_PC        |
| 指令助记符                | 信号   | 入口地址   | M_B         | S3S2S1S0    | F0          | RAM_CS      | RDRi           | LDIR2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | nLD_PC      |
|                      | ל פו |        | M_F         | 33323130    | nALU_EN     | Wr_nRD      | WRRi           | LDIR3                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | nPCH        |
|                      |      |        | S4          |             | nPSW_EN     | nRAM_EN     | nRi_EN         | nAREN                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | nPCL        |
|                      |      | 24H    | 0000        | 0000        | 0011        | 0001        | 0011           | 0001                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 1111        |
| <b>≣OV</b> Ri, #data |      | 25H    | 0000        | 0000        | 0011        | 0001        | 0001           | 0001                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 8111        |
| MUV K1, #data        |      | 26H    | 0000        | 0000        | 0011        | 0001        | 0001           | 0001                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                           | 0111        |
|                      |      | 27H    |             |             |             |             |                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |             |
|                      | MOV  | SP , # | 19 18 17 16 | 15 14 13 12 | 11 10 9 8   | 7 6 5       | 4 3 2 1 0      |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |             |
|                      | 2407 | O1 ,   | SP_UP       | P_CS        | M_ROM       |             |                | ──<br>微指令码                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |             |
|                      |      |        | SP_DN       | nP_IEN      | nROM_EN     | น7นธนร      | u4 u3 u2 u1 u0 | (16 进制)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |             |
|                      |      |        | SP_CS       | nP_OEN      | M_uA        | 4,000       | 4   2 4 4 4    | (10 22 113)                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |             |
|                      |      | 1      | nSP_EN      | Х           | CMROM_CS    |             |                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |             |
|                      |      | 0011   | 0111        | 1011        | 2           | 5           | 003131F37B     | 25                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             |             |
|                      |      |        | 0011        | 0111        | 0111        | 2           | 6              | 0031117377                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | THE REST    |
|                      |      | 1      | 0011        | 0111        | 0111        | 0           | 0              | 0031117377                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 00          |
|                      |      |        |             | •           | 1           |             | -              | THE RESERVE OF THE PARTY OF THE |             |



### • SUBC Ri, Rj;

· 微程序入口地址: 74H

|         | 位          |      | 47 46 45 44 | 43 42 41 40 | 39 38 37 36 | 35 34 33 32 | 31 30 29 28 | 27 26 25 24 | 23 22 21 20 |
|---------|------------|------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|
|         |            |      | M_A         |             | F1          | C0          | Rn_CS       | LDIRI       | M_PC        |
| 指令助记符   | 信号         | 入口地址 | M_B         | S3S2S1S0    | F0          | RAM_CS      | RDRi        | LDIR2       | nLD_PC      |
| 145     | ~          | M_F  | 33323130    | nALU_EN     | Wr_nRD      | WRRi        | LDIR3       | nPCH        |             |
|         |            |      | S4          |             | nPSW_EN     | nRAM_EN     | nRi_EN      | nAREN       | nPCL        |
|         |            | 74H  | 0100        | 0000        | 0011        | 0001        | 1100        | 0001        | 0111        |
|         | <b>D</b> : | 75H  | 1000        | 0000        | 0011        | 0001        | 1100        | 0001        | 0111        |
| SUB Ri, | , кј       | 76H  | 0000        | 0110        | 0001        | 1001        | 0011        | 0001        | 1111        |
|         |            | 77H  |             |             |             |             |             |             |             |

| 19 18 17 16 | 15 14 13 12 | 11 10 9 8 | 7654       | 3 2 1 0     |               |
|-------------|-------------|-----------|------------|-------------|---------------|
| SP_UP       | P_CS        | M_ROM     |            |             | 微指令码          |
| SP_DN       | nP_IEN      | nROM_EN   | น7 นธน5 น4 | ս3 ս2 ս1 ս0 | (16 进制)       |
| SP_CS       | nP_OEN      | M_uA      | U 40 40 44 |             | (10 (21 (63)) |
| nSP_EN      | Х           | CMROM_CS  |            |             |               |
| 0011        | 0111        | 0111      | 7          | 5           | 4031C1737775  |
| 0011        | 0111        | 0111      | 7          | 6           | 8031C1737776  |
| 0011        | 0111        | 0111      | 0          | 0           | 031931F37700  |
|             |             |           |            |             |               |



- SUB Ri, Rj;
- 微程序入口地址: 74H

|        | * * *    | •    |             |             |             |             |             |             |             |
|--------|----------|------|-------------|-------------|-------------|-------------|-------------|-------------|-------------|
| 指令助记符  | 位        | 入口地址 | 47 46 45 44 | 43 42 41 40 | 39 38 37 36 | 35 34 33 32 | 31 30 29 28 | 27 26 25 24 | 23 22 21 20 |
|        | 信号       |      | M_A         | S3S2S1S0    | F1          | C0          | Rn_CS       | LDIRI       | M_PC        |
|        |          |      | M_B         |             | F0          | RAM_CS      | RDRi        | LDIR2       | nLD_PC      |
|        |          |      | M_F         |             | nALU_EN     | Wr_nRD      | WRRi        | LDIR3       | nPCH        |
|        |          |      | S4          |             | nPSW_EN     | nRAM_EN     | nRi_EN      | nAREN       | nPCL        |
|        | 74H      | 0100 | 0000        | 0011        | 0001        | 1100        | 0001        | 0111        |             |
| SUB Ri | <b>.</b> | 75H  | 1000        | 0000        | 0011        | 0001        | 1100        | 0001        | 1 0111      |
|        | , Rj     | 76H  | 0000        | 0110        | 0001        | 1001        | 0011        | 0001        | 1111        |
|        |          | 77H  |             |             |             |             |             |             |             |
|        |          |      |             |             |             |             |             |             |             |

|  | 19 18 17 16               | 15 14 13 12 | 11 10 9 8 | 7654        | 3 2 1 0     |              |             |
|--|---------------------------|-------------|-----------|-------------|-------------|--------------|-------------|
|  | SP_UP                     | P_CS        | M_ROM     |             |             | と<br>微指令码    |             |
|  | SP_DN nP_IEN SP_CS nP_OEN |             | nROM_EN   | -2-6-5-4    | u3 u2 u1 u0 | (16 进制)      |             |
|  |                           |             | M_uA      | nP_OEN M_uA | ս7 սճս5 ս4  | שוש בש כם    | (10 /21 mg) |
|  | nSP_EN                    | Х           | CMROM_CS  |             |             |              |             |
|  | 0011                      | 0111        | 0111      | 7           | 5           | 4031C1737775 |             |
|  | 0011                      | 0111        | 0111      | 7           | 6           | 8031C1737776 |             |
|  | 0011                      | 0111        | 0111      | 0           | 0           | 031931F37700 |             |
|  |                           |             |           |             |             |              |             |
|  |                           |             |           |             |             |              |             |



- SUB Ri, Rj;
- 微程序入口地址: 74H

| 指令助记符  | 位        | 入口地址 | 47 46 45 44 | 43 42 41 40  | 39 38 37 36 | 35 34 33 32 | 31 30 29 28 | 27 26 25 24 | 23 22 21 20 |
|--------|----------|------|-------------|--------------|-------------|-------------|-------------|-------------|-------------|
|        | 信号       |      | M_A         | \$3\$2\$1\$0 | F1          | C0          | Rn_CS       | LDIR1       | M_PC        |
|        |          |      | M_B         |              | F8          | RAM_CS      | RDRi        | LDIR2       | nLD_PC      |
|        |          |      | M_F         |              | nALU_EN     | Wr_nRD      | WRRi        | LDIR3       | nPCH        |
|        |          |      | S4          |              | nPSW_EN     | nRAM_EN     | nRi_EN      | nAREN       | nPCL        |
|        |          | 74H  | 0100        | 0000         | 0011        | 0001        | 1100        | 0001        | 0111        |
| SUB Ri | <b>.</b> | 75H  | 1000        | 0000         | 0011        | 0001        | 1100        | 0001 0111   | 0111        |
|        | , Rj     | 76H  | 0000        | 0110         | 0001        | 1001        | 1011        | 0001        | 1111        |
|        |          | 77H  |             |              |             |             |             |             |             |

| 19 18 17 16  | 15 14 13 12 | 11 10 9 8 | 7654        | 3 2 1 0     |              |  |
|--------------|-------------|-----------|-------------|-------------|--------------|--|
| SP_UP        | P_CS        | M_ROM     |             |             | と<br>微指令码    |  |
| SP_DN nP_IEN |             | nROM_EN   | น7 นธน5 น4  | ս3 ս2 ս1 ս0 | (16 进制)      |  |
| SP_CS        | nP_OEN      | M_uA      | 47 WD WD W4 | 0 42 41 W   | (10 /21 #3)  |  |
| nSP_EN       | Х           | CMROM_CS  |             |             |              |  |
| 0011         | 0111        | 0111      | 7           | 5           | 4031C1737775 |  |
| 0011         | 0111        | 0111      | 7           | 6           | 8031C1737776 |  |
| 0011         | 0111        | 0111      | 0           | 0           | 031931F37700 |  |
|              |             |           |             |             |              |  |



### 微程序控制器设计

- 控制存储器CM --存放微程序
- 微指令寄存器µIR --存放现行微指令
- 微地址形成电路--提供微地址
- 微地址寄存器µAR--存放现在微地址





### 微程序控制器设计





# 6.6.10.4微程序控制器VHDL描述

```
entity micro_controller is
       port(
                                                        微程序控制器时钟信号
                               :IN std logic;
              clk MC
                               :in std logic;
              nreset
                               :IN std_logic_vector(7 downto 2);--IR操作码信息
              IR
                               :IN std logic;
              M uA
                                                      --控制存储器选通信号
                               :IN std logic;
              CMROM CS
              CM:out std logic vector(47 downto 0)
end micro controller;
```

